夜间模式 切换到宽版

 找回密码
 注册

QQ登录

只需一步,快速开始

搜索
查看: 273|回复: 7

[数码资讯] AMD Zen 6 处理器被曝将转向全新 D2D 互连设计,实现能效与延迟双突破

[复制链接]
  • 打卡等级:功行圆满
  • 打卡总天数:783
发表于 2025-9-29 08:00 | 显示全部楼层 |阅读模式

马上注册,查看更多内容,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
YouTuber @High Yield 发现,AMD 计划在下一代 Zen 6 处理器中引入全新的 D2D 互连技术,以取代现有的 SERDES 方案。值得一提的是,该技术已在 Strix Halo APU 上得到验证,表现出显著的功耗优化和延迟改进。



从 SERDES 转向“海量布线 / 线海”(Sea-of-Wires)
自 Zen 2 时代起,AMD 一直在使用 SERDES PHY 技术来实现 CCD 芯粒间的高速互连。位于 CCD 边缘的串行器将并行数据转为串行比特流,再跨封装传输至 I/O/SoC 芯片,最后再反向解串。

但从 AMD 这些年推出的产品来看,这一方法存在两大问题:

能耗开销:序列化 / 反序列化需要额外的时钟恢复、均衡以及编解码过程,增加不必要的能耗。

通信延迟:数据流转换带来额外延迟,不利于日益复杂的芯片通信需求。

这种设计在传统处理器架构下尚可接受,但随着 NPU 等新模块的引入,芯片间需要更低延迟、更高带宽的连接方式。

Strix Halo 试水新一代方案
在 Strix Halo APU 上,AMD 通过台积电的 InFO-oS(基于基板的扇出型集成封装)与 RDL(重分布层)技术,引入了新的互连方式:

在芯片与基板之间的中介层布设多条细小的并行导线,实现宽并行端口通信;

移除了传统 SERDES 模块,取而代之的是矩形的微型焊盘阵列,典型的扇出结构特征;

数据无需再经历串行化与反串行化,降低了功耗与延迟,同时可通过增加端口数量来扩展带宽。

面临的挑战
尽管这种“海量布线”(Sea-of-Wires)方法带来明显收益,但也带来新的设计复杂度:

多层 RDL 的工艺难度更高;

布线优先级需重新分配,因为芯片底部区域已被扇出布线占用。

业界预计,Strix Halo 的互连创新将延续到 Zen 6 处理器,为 AMD 在能效与性能平衡上提供新的优势。IT之家后续将保持关注,敬请期待。
  • 打卡等级:已臻大成
  • 打卡总天数:473
发表于 2025-9-29 08:34 | 显示全部楼层
看看
回复 支持 反对

使用道具 举报

  • 打卡等级:自成一派
  • 打卡总天数:190
发表于 2025-9-29 08:52 | 显示全部楼层
不管你信不信,反正我是信了。
回复 支持 反对

使用道具 举报

  • 打卡等级:已臻大成
  • 打卡总天数:482
发表于 2025-9-29 09:46 | 显示全部楼层
谢谢楼主分享!
回复 支持 反对

使用道具 举报

  • 打卡等级:功行圆满
  • 打卡总天数:785
发表于 2025-9-29 10:20 | 显示全部楼层
感谢分享AMD Zen 6 处理器资讯
回复 支持 反对

使用道具 举报

  • 打卡等级:自成一派
  • 打卡总天数:235
发表于 2025-9-29 10:32 | 显示全部楼层
能笑与延时突破看使用的真性能
回复 支持 反对

使用道具 举报

  • 打卡等级:功行圆满
  • 打卡总天数:772
发表于 2025-9-29 11:30 | 显示全部楼层
谢谢分享。
回复 支持 反对

使用道具 举报

  • 打卡等级:自成一派
  • 打卡总天数:126
发表于 2025-9-29 11:35 | 显示全部楼层
优秀帖子,感谢分享。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

文字版|手机版|小黑屋|RSS|举报不良信息|精睿论坛 ( 鄂ICP备07005250号-1 )|网站地图

GMT+8, 2026-4-20 10:11 , Processed in 0.370723 second(s), 4 queries , Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表